Логотип
Высокие технологии на службе Отечеству
Задать вопросЗадать вопросПоиск
  • Email
  • Телефон
  • Задать вопрос
Разделы

DIC120 — Модуль дискретного ввода-вывода

Модуль дискретного ввода-вывода
Описание

Модуль выполнен в стандарте MicroPC и предназначен для ввода/вывода 96 или 48 сигналов с логическими уровнями КМОП, TTL или расширения системных ресурсов (например, поддержки дополнительных системных таймеров или ускорения логических и арифметических операций). Модуль также может применяться для измерения частоты (длительности) и фаз сигналов, выполнения счетно-таймерных операций, формирования ШИМ сигналов, преобразования кодов, формирования временных диаграмм управления и аппаратных прерываний по событиям на входах. Модуль и программно-аппаратно совместим с модулями дискретного ввода/вывода DIC110, выполненных в стандарте MicroPC и представляет собой четыре матрицы FPGA с возможностью внутрисхемного программирования (ISP), имеющих по 24 канала дискретного ввода\вывода.

Возможности управления:
Адресация модуля («legacy» - как у DIC110, «index» - порт адреса, порт данных);
Программирование прерываний;
Идентификация модуля (кода схем матриц FPGA);
Возможность программирования схемы модуля в системе (ISP)
Электропитание и потребляемый ток: +5В±5%, не более 340мА
Рабочий температурный диапазон: от - 40 + 85°С
Программная совместимость с ОС: FDOS, FreeDOS, Windows XP (Embedded), Linux 2.6

Варианты исполнения:

DIC120-01 – 96 каналов ввода/вывода

DIC120-02 – 48 каналов ввода/вывода

Перечень поддерживаемых конфигурации FPGA доступен на FTP-сервере

Показать все описание
  • Технические характеристики

    • Системная шина: ISA (8-разрядная)
    • Дискретный ввод/вывод: 96 (DIC120-01) или 48 (DIC120-02) каналов дискретного ввода/вывода с логическими уровнями сигналов (КМОП, ТТЛ)
    • Измерение частоты и фаз сигналов по любому каналу
    • Поддержка таймеров/счетчиков импульсов
    • Генерация частоты и ШИМ сигналов по любому каналу
    • Преобразование кодов по любому каналу
    • Формирование временных диаграмм управления (без использования ресурсов системы)
    • Формирование аппаратных прерываний по событиям на входах
    • Программируемый интервал времени устранения дребезга для входов (антидребезг)
    • Раздельные матрицы FPGA с Flash памятью для хранения конфигураций (прошивок), четыре для DIC120-01, две для DIC120-02
  • Файлы для скачивания